Gehäusegröße = QFN Pinanzahl = 124
XS1 Event-Driven Prozessor. Ein XS1 vereint mehrere XCore™-Prozessoren, jeder mit einem eigenen Speicher auf einem Chip. Die programmierbaren Prozessoren sind in dem Sinn universell, dass sie Sprachen wie z. B. C ausführen können; sie unterstützen auch direkt eine gleichzeitige Verarbeitung (Multithreading), Kommunikation und Ein- und Ausgabe. Ein Hochleistungsschalter unterstützt die Kommunikation zwischen den Prozessoren, und XMOS-Links zwischen den Chips sorgen dafür, dass Systeme leicht mit mehreren Chips aufgebaut werden können. Die XS1-Produkte sollen eine praktische Lösung bieten, mit Software viele Funktionen auszuführen, die normalerweise von Hardware erledigt werden; wichtige Beispiele dafür sind Schnittstellen und Ein- und Ausgabensteuerungen. Jeder XCore-Prozessor bietet folgende Ressourcen: 32-Bit-Prozessor mit bis zu 500 MIPS Acht Hardware-Threads und 32-Kanalenden Zehn Zeitgeber und sechs Taktblöcke Vier XMOS-Links 64 KB SRAM und 8 KB OTP-Speicher Weitere Informationen: | | Gehäusegröße: | QFN | Pinanzahl: | 124 |
|