Logikfamilie = LVCMOS Logikfunktion = Takt-Treiber Eingangssignal-Typ = CML, HCSL, LVCMOS, LVDS, LVPECL Logik-Ausgangspegel = CML, HCSL, LVCMOS, LVDS, LVPECL, Low Power LVPECL Betriebsart = Differenzial, einseitig Anzahl der Clock-Eingänge = 1 Montage-Typ = SMD Gehäusegröße = QFN Pinanzahl = 16 Abmessungen = 3 x 3 x 0.85mm Länge = 3mm Breite = 3mm Höhe = 0.85mm Arbeitsspannnung max. = 3,63 V Arbeitsspannnung min. = 1,71 V
Taktpuffer Silicon Laboratories Weitere Informationen: ![](/p.gif) | ![](/p.gif) | Logikfamilie: | LVCMOS | Logikfunktion: | Takt-Treiber | Eingangssignal-Typ: | CML, HCSL, LVCMOS, LVDS, LVPECL | Logik-Ausgangspegel: | CML, HCSL, LVCMOS, LVDS, LVPECL, Low Power LVPECL | Betriebsart: | Differenzial, einseitig | Anzahl der Clock-Eingänge: | 1 | Montage-Typ: | SMD | Gehäusegröße: | QFN | Pinanzahl: | 16 | Abmessungen: | 3 x 3 x 0.85mm | Länge: | 3mm | Breite: | 3mm | Höhe: | 0.85mm | Arbeitsspannnung max.: | 3,63 V | Arbeitsspannnung min.: | 1,71 V |
|